TOP
0
0
即日起~6/30,暑期閱讀書展,好書7折起
EDA技術與VHDL基礎(簡體書)
滿額折

EDA技術與VHDL基礎(簡體書)

商品資訊

人民幣定價:33 元
定價
:NT$ 198 元
優惠價
87172
領券後再享88折起
海外經銷商無庫存,到貨日平均30天至45天
可得紅利積點:5 點
相關商品
商品簡介
目次

商品簡介

《eda技術與vhdl基礎》以quartus ii 9.1集成開發環境的使用為例,通過理論知識和實例講解,讓讀者熟悉可編程邏輯器件的設計流程,同時介紹了vhdl、狀態機設計、組合和時序邏輯電路設計和常用接口電路設計。
全書重點講解基礎知識,強調基礎數字模塊的設計與熟練應用。在內容編寫上採用縱向和橫向相結合的寫法,縱向基礎知識的學習穿插大量實例講解,使學生建立vhdl知識體系的完整性;橫向應用實例的學習穿插基礎知識要點和設計經驗講解,使學生掌握理論知識的具體應用,從而幫助讀者從不同角度認識vhdl,提高靈活運用的能力,建立自己的設計思路。
《eda技術與vhdl基礎》可作為高職高專電子信息類、計算機應用類等相關專業的教材或參考書,也可作為工程技術人員的參考書。

目次

第1章eda技術概述
1.1 eda技術
1.1.1eda技術的概念
1.1.2eda技術的特點
1.1.3eda技術的發展
1.2 eda技術的知識體系
1.2.1eda技術的主要內容
1.2.2可編程邏輯器件
1.2.3可編程邏輯語言
1.2.4eda開發工具
1.3 eda設計流程
1.3.1設計輸入
1.3.2綜合
1.3.3適配
1.3.4仿真
1.3.5編程下載
1.3.6硬件驗證
1.4 eda技術的設計方法
1.4.1基於vhdl的自頂向下的設計方法
1.4.2eda設計方法與傳統數字系統設計方法的比較
1.4.3基於ip的設計
1.5給初學者的學習建議
本章小結
習題
第2章可編程邏輯器件基礎
2.1可編程邏輯器件概述
2.1.1數字集成電路的分類
2.1.2可編程邏輯器件的理論基礎
2.1.3可編程邏輯器件的發展歷程
2.1.4可編程邏輯器件的分類
2.1.5可編程邏輯器件的發展趨勢
2.2簡單pld基本結構原理
2.3cpld和fpga的基本結構
2.3.1cpld的基本結構
2.3.2 fpga的基本結構
2.4cpld和fpga的比較
2.5cpld和fpga的編程與配置技術
2.5.1altere公司的下載電纜
2.5.2 altera公司fpga器件的編程/配置模式
2.6可編程邏輯器件主要生產廠商及典型器件
本章小結
習題
第3章vhdl程序初步——程序結構
3.1初識vhdl程序
3.2 vhdl體系結構概述
3.2.1vhdl體系結構
3.2.2庫、程序包
3.2.3實體
3.2.4結構體
3.2.5配置
3.3結構體描述方式
3.3.1行為描述方式
3.3.2數據流描述方式
3.3.3結構描述方式
3.4d觸發器的vhdl描述概述
3.4.1d觸發器的vhdl描述
3.4.2不完整條件語句
本章小結
習題
第4章vhdl基礎
4.1vhdl的語言要素
4.1.1vhdl文字規則
4.1.2數據對象
4.1.3vhdl數據類型
4.1.4 vhdl數據類型轉換
4.1.5vhdl運算符
4.2 vhdl語句
4.2.1 vhdl的順序語句
4.2.2 vhdl的並行語句
4.2.3 vhdl的屬性語句
本章小結
習題
第5章quartus ii集成開發軟件初步
5.1 quartus ii軟件概述
5.1.1quartus ii軟件開發流程
5.1.2quartus ii軟件的特點
5.1.3quartus ii軟件的圖形用戶界面
5.2原理圖編輯方法
5.2.1半加器電路輸入與編輯
5.2.2半加器的綜合
5.2.3半加器的仿真
5.2.4半加器的編程下載
5.3用文本編輯方法設計編碼器
5.3.18線-3線編碼器的文本輸入與編輯
5.3.2綜合與仿真
5.3.3生成符號文件和rtl閱讀器
5.4modelsim軟件應用
5.4.1modelsim軟件的使用方法
5.4.2使用modelsim仿真 quartus ii已有文件
5.4.3 modelsim的時序仿真
本章小結
習題
第6章vhdl設計方法
6.1自底向上混合設計——六十進制計數器設計
6.2自頂向下混合設計
6.2.1十六進制計數譯碼顯示電路設計
6.2.2一位全加器的自頂向下混合設計
本章小結
習題
第7章有限狀態機設計
7.1有限狀態機概述
7.1.1有限狀態機的概念和分類
7.1.2有限狀態機的狀態轉換圖
7.1.3有限狀態機的設計流程
7.1.4有限狀態機的vhdl描述
7.2moore型狀態機
7.2.1三進程描述
7.2.2雙進程描述
7.2.3單進程描述
7.3mealy型狀態機
7.4設計實例——十字路口交通燈控制器
7.5quartus軟件狀態圖輸入法
本章小結
習題
第8章宏功能模塊及應用
8.1 quartus ii宏功能模塊概述
8.2宏功能模塊定制管理器
8.2.1宏功能模塊定制管理器的使用
8.2.28位加法計數器的定制
8.2.3宏功能模塊定制管理器文件
8.3宏功能模塊的應用
8.3.1arithmetic宏功能模塊
8.3.2 gates宏功能模塊
8.3.3i/o宏功能模塊
8.3.4 memory compiler宏功能模塊
本章小結
習題
第9章vhdl基本邏輯電路設計
9.1基本組合邏輯電路設計
9.1.1門電路設計
9.1.2編碼器設計
9.1.3譯碼器設計
9.1.4加、減法器設計
9.1.5雙向電路和三態控制電路設計
9.1.6 rom設計
9.1.7乘法器設計
9.2基本時序邏輯電路設計
9.2.1觸發器設計
9.2.2移位寄存器設計
9.2.3計數器設計
9.2.4分頻器設計
本章小結
習題
第10章接口電路設計
10.1led控制電路設計
10.1.1基礎知識
10.1.212路彩燈控制器的設計
10.1.3彩燈控制電路的設計
10.2蜂鳴器控制電路設計
10.2.1基礎知識
10.2.2蜂鳴器控制電路的設計
10.3撥碼開關控制電路設計
10.3.1基礎知識
10.3.2撥碼開關控制電路的設計
10.4按鍵消抖電路設計
10.4.1同步整形消抖電路的設計
10.4.2計數法消抖電路的設計
10.5數碼管控制電路設計
10.5.1基礎知識
10.5.2靜態數碼管顯示電路的設計
10.5.3動態數碼管掃描顯示電路的設計
10.6矩陣鍵盤控制電路設計
10.6.1基礎知識
10.6.2矩陣鍵盤掃描電路的設計
10.78x8點陣顯示控制電路設計
10.7.1基礎知識
10.7.2行掃描8x8點陣數碼管顯示電路的設計
10.7.3列掃描16x16點陣數碼管顯示電路的設計
本章小結
習題
參考文獻

您曾經瀏覽過的商品

購物須知

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

優惠價:87 172
海外經銷商無庫存,到貨日平均30天至45天

暢銷榜

客服中心

收藏

會員專區