瀏覽紀錄

TOP
【反詐騙】接到可疑電話該怎麼辦?提醒您「不碰不說」。聽到「訂單錯誤要操作ATM/網銀就是詐騙」!
1/1
無庫存,下單後進貨(採購期約45個工作天)
可編程邏輯器件及EDA技術-數字系統設計與SOPC技術(簡體書)
人民幣定價:58元
定  價:NT$348元
優惠價: 83289
可得紅利積點:8 點

無庫存,下單後進貨(採購期約45個工作天)

商品簡介

目次

可編程邏輯器件及EDA技術是普通高等教育“十一五”國家級規劃教材。隨著EDA技術的進步。根據現階段大學本科及研究生在數字系統設計方面的實際情況,本書詳細闡述了VHDt一語言和設計實例、典型數字系統設計實例以及QuartusⅡ7.0開發系統。特別增設了SOPC技術與應用的相關內容。這一部分詳細地闡述了Nios Ⅱ軟核處理器的體系結構、外部設備以及實現NiosⅡ軟核處理器的FPGA配置和應用程序引導等關鍵技術,并且給出了豐富的設計實例。此外,本書還介紹了利用一體化EDA開發工具(AIfium Designer 6.x)設計電路板、FPGA、嵌入式系統的方法及其設計實例。
本書可作為高等學校電子信息工程、電子科學與技術、通信工程、計算機科學與技術、電子信息工程、自動控制等專業的本科生和相關專業研究生的教科書或參考教材,也可作為電子系統的工程設計人員和其他相關人員的自學參考書。
第1章 可編程器件和EDA技術概述
1.1 EDA技術的主要特徵
1.2 EDA技術的設計方法
1.3 可編程邏輯器件簡介
1.3.1 從ASIC到FPGA/CPID
1.3.2 CPLD器件
1.3.3 FPGA器件
1.4 可編程邏輯器件設計
1.4.1 可編程邏輯器件的設計流程
1.4.2 Xilinx公司的ISE開發工具概述
1.4.3 Altera公司的QtlartusⅡ開發工具概述
1.5 可編程邏輯器件選型
1.5.1 CPLD選擇的方法
1.5.2 FPGA選擇的方法
1..6 IP核簡介
1.7 EDA技術的發展趨勢
1.7.1 可編程邏輯器件的發展趨勢
1.7.2 EAD軟件開發工具的發展趨勢
1.7.3 設計輸入方式的發展趨勢
第2章 VHDL硬件描述語言
2.1 HDL簡介
2.1.1 代表性的HDL語言
2.1.2 VHDL程序結構
2.1.3 程序包
2.1.4 庫
2.1.5 實體和結構體
2.1.6 配置
2.2 VHDL基本要素
2.2.1 標識符
  2.2.2 數據對象
2.2.3 數據類型
2.2.4 用戶自定義的數據類型
2.2.5 數據類型的轉換
2.2.6 操作符
2.2.7 函數類屬性
2.3 VHDL的主要語句及應用
2.3.1 進程
2.3.2 過程及其函數
2.3.3 順序描述語句
2.3.4 信號賦值語句
2.3.5 COMPONENT語句和COMPONENT INSTANT語句
2.3.6 GENERIC語句和GENERATE語句
第3章 典型VHDL設計實例
3.1 組合邏輯電路設計
3.1.1 邏輯門電路設計
3.1.2 常用編碼器設計
  3.1.3 常用譯碼器設計
3.1.4 數據選擇器設計
3.1.5 數據分配器設計
3.1.6 數值比較器設計
3.1.7 算術運算單元電路設計
3.2 時序邏輯電路設計
3.2.1 常用觸發器設計
3.2.2 常用數碼寄存器設計
3.2.3 常用計數器設計
3.3 有限狀態機設計
3.3.1 有限狀態機的建模
3.3.2 狀態編碼
3.3.3 Mealy型狀態機設計
3.3.4 Moore型狀態機設計
3.4 存儲器設計
3.4.1 只讀存儲器(ROM)的設計
3.4.2 隨機存儲器(RAM)的設計
3.4.3 順序存取存儲器的設計
第4章 典型數字系統的設計
4.1 數字系統概述
4.2 數碼管動態顯示掃描電路原理及設計
  ……
第5章 QuartusⅡ7.0開發系統
第6章 SOPC系統簡介
第7章 NiosⅡ嵌入式處理器及總線接口
第8章 NiosⅡ系統嵌入式外設
第9章 NiosⅡ系統設計
第10章 一體化EDA開發工具
參考文獻

購物須知

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約20個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。