主題書展
本書著重介紹數字系統邏輯設計的基本理論和方法,同時對數字技術的新成果和新方法作了適當介紹。
本書系統地闡述了以下內容:數制與編碼,邏輯代數基礎,組合邏輯電路和時序邏輯電路的分析與設計,數字系統設計,自動邏輯綜合,邏輯模擬與測試,硬件描述語言Verilog HDL,以及邏輯器件。
本書可作為計算機類、電子類、自動化類相關專業的教材,也可作為有關專業工程技術人員的參考書。
1.1 進位計數制
1.1.1 十進制數的表示
1.1.2 二進制數的表示
1.1.3 其他進制數的表示
1.2 數制轉換
1.2.1 二進制數與十進制數的轉換
1.2.2 八進制數、十六進制數與二進制數的轉換
1.3 帶符號數的代碼表示
1.3.1 真值與機器數
1.3.2 原碼
1.3.3 反碼
1.3.4 補碼
1.3.5 機器數的加、減運算
1.3.6 十進制數的補數
1.4 數的定點表示和浮點表示
1.4.1 數的定點表示
1.4.2 數的浮點表示
1.5 數碼和字符的代碼表示
1.5.1 十進制數的二進制編碼
1.5.2 可靠性編碼
1.5.3 字符代碼
小結
習題一
第二章 邏輯代數基礎
2.1 邏輯代數的基本概念
2.1.1 邏輯變量
2.1.2 邏輯運算
2.1.3 邏輯函數
2.2 邏輯代數的公理、定理及規則
2.2.1 邏輯代數的公理和基本定理
2.2.2 邏輯代數的重要規則
2.3 邏輯函數表達式的形式與轉換
2.3.1 邏輯函數的表示法
2.3.2 邏輯函數表達式的基本形式
2.3.3 邏輯函數表達式的標準形式
2.3.4 邏輯函數表達式的轉換
2.4 邏輯函數的化簡
2.4.1 代數化簡法
2.4.2 卡諾圖化簡法
2.4.3 邏輯函數化簡中有關問題的考慮
小結
習題二
第三章 組合邏輯電路
3.1 邏輯門電路
3.1.1 簡單邏輯門電路
3.1.2 復合邏輯門電路
3.2 邏輯函數的實現
3.2.1 用“與非”門實現邏輯函數
3.2.2 用“或非”門實現邏輯函數
3.2.3 用“與或非”門實現邏輯函數
3.2.4 用“異或”門實現邏輯函數
3.3 組合邏輯電路的分析
3.4 組合邏輯電路的設計
3.4.1 單輸出組合邏輯電路的設計
3.4.2 多輸出組合邏輯電路的設計
3.5 組合邏輯電路的競爭與冒險
3.5.1 競爭與冒險的產生
3.5.2 判別冒險
……
第四章 同步時序邏輯電路
第五章 異步時序邏輯電路
第六章 采用中、大規模集成電路的邏輯設計
第七章 數字系統設計
第八章 自動邏輯綜合
第九章 邏輯模擬與測試
第十章 Verilog HDL語言
第十一章 邏輯器件
參考文獻
本週66折
您曾經瀏覽過的商品
購物須知
大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。
特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。
無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。
為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。
若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。