TOP
12/23年度盤點作業,門市店休一天,網路書店將暫停出貨,12/24將恢復正常營業,造成不便敬請見諒
篩選商品
縮小範圍
商品類型
出版日期
裝訂方式
出版社/品牌
搜尋結果 /

電子系統EDA新技術叢書

4
1 / 1
Xilinx FPGA權威設計指南:基於Vivado 2023設計套件(簡體書)
79 折
出版日:2024/04/01 作者:何賓  出版社:電子工業出版社  裝訂:平裝
本書全面系統介紹了Xilinx新一代集成開發環境Vivado 2023的設計方法、設計流程和具體實現。全書共11章,內容包括:Xilinx新一代UltraScale 架構FPGA、Vivado設計套件導論、Vivado工程模式基本設計實現、Vivado非工程模式基本設計實現、Vivado創建和封裝用戶IP核流程、Vivado時序和物理約束原理及實現、Vivado調試工具原理及實現、Vivado動態功能交換原理及實現、Vitis HLS原理詳解、Vitis HLS實現過程詳解,以及HDMI顯示屏驅動原理和實現。本書參考了Xilinx最新的Vivado 2023設計套件設計資料,理論與應用並重,將Xilinx最新的設計理論貫穿在具體的設計實現中。
優惠:簡體新到貨 優惠價: 79 938
無庫存
嵌入式系統設計權威指南:基於STM32G071和Arm Cortex-M0+的系統集成(簡體書)
滿額折
出版日:2024/07/01 作者:何賓  出版社:電子工業出版社  裝訂:平裝
本書以意法半導體公司新推出的基於Arm Cortex-M0+的STM32G071 MCU為硬件平臺,以意法半導體公司的STM32CubeMX和Arm公司的Keil μVision(Arm版本)集成開發環境(以下簡稱Keil)為軟件平臺,以Cortex-M0+處理器結構、高級微控制總線結構、Cortex-M0+處理器指令集和應用、C語言應用開發、外設驅動與控制,以及RT-Thread操作系統為主線,由淺入深、由易到難地系統介紹了基於STM32G071 MCU的32位嵌入式系統開發流程和實現方法。 本書側重於對基於Arm Cortex-M0+ MCU的32位嵌入式系統設計應用的講解,通過典型設計實例說明將嵌入式系統設計應用于不同的應用場景的方法,使得所設計的嵌入式系統在滿足應用場景要求的條件下實現成本、功耗和性能的最佳平衡。
優惠價: 87 720
無庫存
Xilinx Zynq系列SoC嵌入式系統應用與人工智能實現:基於Arm多核處理器和Vivado的設計方法(簡體書)
滿額折
出版日:2024/06/01 作者:何賓; 李天淩; 餘晨  出版社:電子工業出版社  裝訂:平裝
本書是對《Xilinx Zynq-7000嵌入式系統設計與實現:基於Arm Cortex-A9雙核處理器和Vivado的設計方法(第二版)》一書的一次重要修訂,全書共包含30章,主要內容包括Xilinx Zynq系列SoC設計導論、AMBA規範、Zynq-7000系統公共資源和特性、Zynq-7000調試和測試子系統、Cortex-A9處理器指令集、Cortex-A9片上存儲器系統結構和功能、Zynq-7000 SoC的Vivado基本設計流程、Zynq-7000 GPIO原理和控制、Cortex-A0異常與中斷原理和實現、Cortex-A9定時器原理及實現、Cortex-A9 DMA控制器原理和實現、Cortex-A9安全性擴展、Cortex-A9 NEON原理和實現、Zynq-7000的可編程邏輯資源、Zynq-7000的互聯結構、Zynq-7000 SoC內定制簡單AXI-Lite IP、Zynq-7000 SoC內定制複雜AXI Lite IP、Zynq-7000 AXI HP數據傳輸原理和實現、Zynq-7000 ACP數據傳輸原理和實現、Zynq-7000軟件與硬件協同調試原理和實現、Zynq-7000 SoC啟動與配置原理和實現、Linux開發環境的構建、Zynq-7000 SoC內Ubuntu硬件運行環境的構建、Zynq-7000 SoC內Ubuntu軟件運行環境的構建、Linux環境下簡單字符設備驅動程序的開發、Linux環境下包含中斷機制驅動程序的開發、Linux環境下圖像處理系統的構建、Zynq-7000 SoC上構建和實現Python應用、手寫體識別模型訓練與推理一體化設計和實現,以及基於KR260平臺的人體姿態識別的實現。
優惠價: 87 1034
無庫存
從CPU到SoC的設計與實現 :基於高云云源軟件和FPGA硬件平臺(簡體書)
滿額折
出版日:2024/03/01 作者:何賓; 羅顯志  出版社:電子工業出版社  裝訂:平裝
本書首先對Verilog HDL的高階語法知識進行了詳細介紹,然後基於高云半導體和西門子的云源軟件和Modelsim軟件對加法器、減法器、乘法器、除法器和浮點運算器的設計進行了綜合和仿真,最後以全球經典的無內部互鎖流水級微處理器(MIPS)指令集架構(ISA)為基礎,詳細介紹了單周期MIPS系統的設計、多周期MIPS系統的設計,以及流水線MIPS系統的設計,並使用高云半導體的云源軟件和GAO在線邏輯分析工具對設計進行綜合和驗證,以驗證設計的正確性。 本書共8章,主要內容包括Verilog HDL規範進階、加法器和減法器的設計和驗證、乘法器和除法器的設計和驗證、浮點運算器的設計和驗證、Codescape的下載安裝和使用指南、單周期MIPS系統的設計和驗證、多周期MIPS系統的設計和驗證,以及流水線MIPS系統的設計和驗證等內容。
優惠價: 87 412
無庫存
  • 4
    1

暢銷榜

客服中心

收藏

會員專區