TOP
0
0
【簡體曬書節】 單本79折,5本7折,優惠只到5/31,點擊此處看更多!
微型計算機原理(第五版)(簡體書)
滿額折

微型計算機原理(第五版)(簡體書)

商品資訊

人民幣定價:44 元
定價
:NT$ 264 元
優惠價
87230
領券後再享88折起
海外經銷商無庫存,到貨日平均30天至45天
可得紅利積點:6 點
相關商品
商品簡介
作者簡介
目次

商品簡介

本書為高等學校電子信息類規劃教材,系第五版。全書共10章,內容分別為微型計算機基礎知識,微型計算機組成及微處理器功能結構、80X86尋址方式和指令系統、匯編語言程序設計、80X86微處理器引腳功能與總線時序、半導體存儲器及接口、存儲器管理、中斷和異常、輸入輸出方法及常用的接口電路、微型計算機系統。
本書的特點是:由淺入深,循序漸進,語言精練,并從慶用角度出發,軟件硬件結合地講述了基本原理及使用方法,每章都有習題與思考題。
本書可作為高等院校電子信息類專業及相近專業教材,也可作為從事微機開發應用技術人員的參考用書。

作者簡介

姚燕南 1941年3月生,1964年畢業于西安交通大學自動控制專業,留校任教至退休。長期從事微機控制系統方面的教學和科研工作,獲得多項省部級科研及教學成果,公開發表論文50多篇,主要著作有《微型計算機原理》、《微型計算機原理與接口技術》、《微機控制系統及其應用》、《微機控制新技術》等。

目次

第1章 微型計機基礎知識
 1.1 計算機和微處理器發展概述
1.1.1 機械計算器時代
1.1.2 電子時代
1.1.3 微處理器發明之前的技術準備
1.1.4 微處理器時代
 1.2 常用數制與編碼表示方法
1.2.1 計算機中常用的數制
1.1.2 計算機中信息的編碼表示 
 1.3 微型計算機中的數據表示方法
1.3.1 常用數據類型、
1.3.2 數學協處理器的數據格式
 1.4 計算機的基本結構及其整機工作原理
1.4.1 簡化計算機的基本結構
1.4.2 計算機的整機工作原理
 習題與思考題
第2章 微型計算機組成及微處理器功能結構
 2.1 微型計算機的組成及工作原理
2.1.1 微處理器
2.1.2 存儲器
2.1.3 輸入/輸出設備及其接口電路
2.1.4 總線
 2.2 8086/8088及80286微處理器
2.2.1 8086/8088CPU功能結構
2.2.2 80286CPU功能結構
2.2.3 8086/8088的存儲器組織及其尋址
2.2.4 8086/8088的I/O地址空間
 2.3 80386/80486CPU功能結構
2.3.1 80386微處理器的功能結構
2.3.2 80486微處理器的功能結構
 2.4 Pentium級CPU功能結構
2.4.1 Pentium處理器
2.4.2 PentiumPro處理器
2.4.3 PentiumMMX處理器
2.4.4 PentiumII處理器
2.4.5 Celeron賽揚處理器
2.4.6 PentiumIII處理器
2.4.7 Xeon(至強)處理器
2.4.8 Pentium4處理器
 2.5 精簡指令集與復雜指令計算機
2.5.1 CISC體系
2.5.2 RISC體系
2.5.3 CISC體系與RISC體系的比較
2.5.4 EPIC體系與X86處理器的發展
 2.6 哈拂結構微處理器簡介
 2.7 嵌入式微處理器簡介
2.7.1 嵌入式系統
2.7.2 嵌入式系統的微處理器
 習題與思考題
第3章 80X86尋址方式和指令系統
 3.1 概述
 3.2 80X86的尋址方式
3.2.1 數據的尋址方式
3.2.2 程序轉移地址尋址方式
 3.3 指令格式
3.3.1 助記符指令格式
3.3.2 指令編碼格式
 3.4 80X86 指令系統
3.4.1 數據傳送類指令
3.4.2 算術運算類指令
3.4.3 邏輯運算和移位類指令
3.4.4 位操作指令
3.4.5 串操作指令
3.4.6 控制轉移類指令
3.4.7 處理器控制指令
3.4.8 高級語言類指令
 習題與思考題
第4章 匯編語言程序設計
 4.1 計算機程序語言的發展
 4.2 匯編語言語法
4.2.1 匯編語言語句格式
4.2.2 匯編語言語句的數據項
4.2.3 偽指令
4.2.4 宏指令及其使用
 4.3 實模式下的匯編語言程序設計
4.3.1 順序程序設計
4.3.2 分支程序設計
4.3.3 循環程序設計
4.3.4 子程序設計
4.3.5 多模塊程序設計
 4.4 匯編程序及上機過程
4.4.1 匯編語言源程序的匯編、連接和裝入運行
4.4.2 匯編程序對源程序的匯編過程
4.4.3 匯編語言和PC-DOS的接口
 4.5 DOS及BIOS功能調用
4.5.1 DOS中斷及功能調用
4.5.2 BIOS中斷及功能調用
 4.6 匯編語言與高級語言的混合編程
 習題與思考題
第5章 80X86微處理器引腳功能與總線時序
 5.1 8086/8088CPU的引腳功能
5.1.1 8086/8088CPU共用引腳功能
5.1.2 最小模式下引腳信號的功能
5.1.3 最大模式下引腳信號的功能
5.1.4 8086/8088最小模式和最大模式系統的基本配置 
 5.2 8086/8088系統的總線時序
5.2.1 系統的復位時序及典型的總線周期時序
5.2.2 最小模式系統的總線周期時序
5.2.3 最大模式系統的總線周期時序
 5.3 80386/80486CPU的引腳信號功能及其系統總線時序
5.3.1 80386引腳信號及其系統總線時序
5.3.2 80486引腳信號及其系統總線時序
 習題與思考題
第6章 半導體存儲器及接口
 6.1 存儲器的分類和主要性能指標
6.1.1 存儲器的分類
6.1.2 內存儲器的性能指標
 6.2 半導體存儲器件
6.2.1 只讀存儲器(ROM) 
6.2.2 靜態隨機存取存儲器(SRAM)
 6.3 SRAM、ROM、與CPU的連接
6.3.1 地址譯碼
6.3.2 8088、80188(8位)存儲器接口
6.3.3 8086、80186、80286和80386SX CPU(16位)存儲器接口
6.3.4 80386DX和80486(32位)的存儲器接口
6.3.5 Pentium-Pentium4(64位)的存儲器接口
 6.4 動態隨機存儲器(DRAM)
6.4.1 DRAM的基本存儲單元及其工作原理
6.4.2 簡單DRAM芯片舉例
6.4.3 動枋RAM的連接與再生
6.4.4 內存條簡介
 6.5 高速緩沖存儲器(cache)
6.5.1 概述
6.5.2 高速緩沖存儲器的組成和結構
6.5.3 cache的地址映像功能
6.5.4 cache內容的替換
 習題與思考題
第7章 存儲器管理
 7.1 實方式下的存儲器管理
7.1.1 存儲器的分段結構
7.1.2 物理地址的形成
 7.2 保護方式下的存儲器管理
7.2.1 存儲器的分段管理
7.2.2 存儲器的分頁管理
7.2.3 小結
 7.3 保護及任務切換 
7.3.1 不同任務間的保護
7.3.2 段級別保護
7.3.3 數據訪問
7.3.4 控制轉移
7.3.5 頁級別保護
7.3.6 任務切換
7.3.7 對特權級敏感的指令
 7.4 虛擬的8086方式
 7.5 80486及Pentium處理器存儲器管理的新增功能
7.5.1 80486處理器存儲器管理的新增功能
7.5.2 Pentium處理器存儲管理的新增功能
 習題與思考題
第8章 中斷和異常
第9章 輸入輸出方法信常用的接口電路
第10章 微型計算機系統
主要參考文獻

您曾經瀏覽過的商品

購物須知

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

優惠價:87 230
海外經銷商無庫存,到貨日平均30天至45天

暢銷榜

客服中心

收藏

會員專區