商品簡介
Dieses Buch befasst sich mit der VLSI-Implementierung von vorzeichenbehafteten RNS-Multiplizierern f effiziente und sichere kryptografische Operationen. Es behandelt Themen wie den Hintergrund, die Ziele und die Beweggrde f die Forschung. Das Buch bietet einen 鈁erblick er die VLSI-Implementierung f Kryptosysteme, befasst sich mit den Eigenschaften und Vorteilen von RNS und er顤tert Techniken zur Auswahl von Modulen. Es untersucht Konvertierungstechniken f vorzeichenbehaftete Zahlen in die RNS-Darstellung und hebt die Bedeutung einer effizienten Multiplikation in Kryptosystemen hervor. Das Buch vergleicht verschiedene Multiplikationstechniken und analysiert ihre Leistung. Es er顤tert VLSI-Designtechniken f vorzeichenbehaftete RNS-Multiplizierer, einschlie lich Parallelit酹, Hardwarebeschleunigung und Fehlererkennung. Die Kompromisse zwischen Geschwindigkeit, Ressourcennutzung und Stromverbrauch werden untersucht. Das Buch pr酲entiert Fallstudien, vergleichende Analysen und reale Anwendungen von RNS-Multiplizierern mit Vorzeichen. Es werden Leistungsmetriken, Bewertungstechniken und zukftige Richtungen in der VLSI-Technologie f kryptografische Systeme er顤tert. Das Buch schlie t mit einer Zusammenfassung der wichtigsten Ergebnisse und Beitr輍e.