商品簡介
Dynamische partielle Rekonfiguration (DPR) ist eine hybride Software-Hardware-Computerstruktur, die Softwareflexibilit酹 und Hardwareeffizienz kombiniert. Die DPR-Technik wird in einem vorgeschlagenen neuen Design zur Implementierung verschiedener Kommunikationsketten unter Verwendung einer anpassungsf鄣igen Einzelkette eingesetzt. Diese Arbeit zeigt die Vorteile der Verwendung der DPR-Funktion des FPGA bei der Implementierung eines Software Defined Radio (SDR)-Systems, das zwischen verschiedenen Kommunikationsstandards wie 2G, 3G, LTE und WIFI wechseln kann. Das SDR-System wird w鄣rend der Laufzeit hardwarem?ig rekonfiguriert, um drahtlose Multiband-/Multistandard-Kommunikationssysteme zu simulieren, wobei die Rekonfiguration auf dem FPGA teilweise und dynamisch erfolgt, w鄣rend der FPGA voll funktionsf鄣ig ist. Die Ergebnisse zeigen eine Verbesserung der Fl踄he und des Stromverbrauchs.