商品簡介
No dom璯io da engenharia, onde ?necess嫫io efetuar c嫮culos intensivos, pode n緌 ser uma boa op誽o utilizar uma CPU volumosa para efetuar c嫮culos. Porque utiliza muito mais recursos para computa誽o e outros fins. Nesses casos, pode ser criado um hardware dedicado para satisfazer o requisito. Esse hardware pode ser fabricado em FPGA utilizando HDL. Assim, como exemplo, ?proposta neste projeto uma aplica誽o de processamento de imagem. Tamb幦 no dom璯io do processamento de imagens, o papel da FPGA ?proporcionar um tempo de c嫮culo mais r嫚ido. Al幦 disso, a dete誽o de bordos ?uma necessidade fundamental no dom璯io do processamento de imagens (por exemplo, reconhecimento de impress髊s digitais, transmiss緌 de v獮eo em direto, raios X e tomografia computadorizada, etc.). Assim, prop髊-se a implementa誽o de uma t嶰nica de dete誽o de bordos utilizando o operador Sobel em FPGA. O algoritmo para esta t嶰nica ser?programado utilizando Verilog HDL e a simula誽o ser?efectuada no simulador Modelsim. Ap鏀 uma simula誽o bem sucedida, o algoritmo ser?sintetizado em FPGA utilizando o software de conce誽o e desenvolvimento Xilinx e o projeto ser?testado na placa FPGA Xillinx.