TOP
紅利積點抵現金,消費購書更貼心
嵌入式多核處理器設計與實現關鍵技術研究(簡體書)
滿額折

嵌入式多核處理器設計與實現關鍵技術研究(簡體書)

商品資訊

人民幣定價:50 元
定價
:NT$ 300 元
優惠價
87261
海外經銷商無庫存,到貨日平均30天至45天
下單可得紅利積點 :7 點
商品簡介
目次

商品簡介

合成孔徑雷達(SAR)是一種典型的計算密集型嵌入式應用,並且在軍事、經濟和環境等領域有重要應用價值。本書以SAR實時成像應用為例,探索面向高性能計算領域的多核架構設計方法,重點從架構設計與實現、應用加速設計以及應用映射等方面開展研究工作。針對高性能嵌入式應用對高計算能力的需求,本書提出了基於“任務簇”的處理器體系架構模型,並根據該模型設計了一種嵌入式多核處理器架構。通過討論單層結構和層次化結構片上網絡(NOC)的通信性能與應用的通信特徵間的關係,本書還設計了一種雙層混合結構的多核通信架構,並研究了通信架構中路由器類型的選擇以及路由器體系結構的設計問題。快速傅裡葉變換(FFT)是SAR成像應用中的主要運算任務。為加速FFT運算過程,本書提出了一種高性能的並行FFT處理架構。針對多核芯片組協同工作問題,本書提出了一種面向多核芯片組的任務映射算法,以及一種具有普適性的多核芯片通信方案。最後,在上述研究成果的基礎上,設計了一款SAR實時成像嵌入式多核原型系統,驗證了本書的研究工作。

目次

第1章 緒論
1.1 研究背景
1.2 相關研究
1.3 本書主要工作
第2章 嵌入式多核處理器體系架構
2.1 總體架構
2.2 多核通信架構
2.3 任務簇架構
2.4 多核同步機制
2.5 小結
第3章 片上網絡體系架構設計
3.1 路由器的設計選擇
3.2 支持虛擬電路的包連接電路路由器
3.3 網絡報文定義
3.4 資源一網絡接口設計
3.5 小結
第4章 無存儲訪問衝突的基2×K並行FFT架構
4.1 FFT算法及VLSI實現
4.2 FFT處理器硬件架構
4.3 基2×K並行FFT架構的無存儲訪問衝突算法
4.4 基2×K並行FFT架構的硬件實現
4.5 與已有並行FFT架構比較
4.6 小結
第5章 SAR實時成像嵌入式多核原型系統
5.1 SAR實時成像嵌入式多核原型系統實現平臺
5.2 成像處理器設計
5.3 並行程序設計
5.4 處理板設計
5.5 系統性能測試及成像質量評價
5.6 小結
參考文獻

購物須知

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

優惠價:87 261
海外經銷商無庫存,到貨日平均30天至45天

暢銷榜

客服中心

收藏

會員專區