本書系統介紹了基於Quartus II 9.0的FPGA/CPLD數位系統設計,內容包括FPGA/CPLD基礎知識、VHDL基本語法介紹和設計實例、複雜時序邏輯的狀態機設計、結合硬體實驗設備的基本設計實例、Quartus II 9.0的開發流程和使用技巧、綜合性設計實例、EDA實驗系統以及VHDL硬體描述語言和VerilogHDL語言的語法要素和語法格式,供讀者在學習和實驗過程中速查參考。
、、本書以Altera公司全新推出的Quartus Prime 15.1為設計平臺,結合大量的實例來介紹基於FPGA/CPLD數位系統的設計方法。書中的例子包含簡單的數位邏輯電路實例、數位系統設計實例及複雜的數位控制系統設計實例,由淺入深地介紹了採用Quartus Prime 15.1進行數位系統開發的設計流程、設計思想和設計技巧。
本書基於Xilinx公司的ZYNQ7000 AP SoC,介紹了其體系結構與開發思想,並使用多個實例講述了其開發方法與流程。全書共9章。書中講述了ZYNQ7000 AP SoC家族的特點、體系與結構以及軟體發展的獨特之處; 以Vivado開發套件為基礎,講述了ZYNQ7000 AP SoC的軟硬體開發流程; 為了方便使用ISE/PlanAhead軟體的讀者入手,還簡要描述了使用它們開發ZYN